# Proiectare Logică

Curs 17: Proiect în echipă Proiectarea dispozitivelor de comandă

> Mariana Mocanu <u>mariana.mocanu@upb.ro</u>: 1 CB Costin Chiru <u>costin.chiru@upb.ro</u>: 1 CA & CD Anca Morar <u>anca.morar@upb.ro</u>: 1 CC

# Proiectarea dispozitivelor de comandă

### Etapele dezvoltării sistemelor:

- Identificarea cerințelor
- Analiza specificațiilor și modelarea sistemului
- Proiectarea sistemului
- Implementarea sistemului
- Testarea și validarea sistemului

# Cerințe generale

- Se cere proiectarea unui dispozitiv de comandă folosind o unitate de comandă microprogramată bazată pe microinstrucţiuni cu format variabil.
- Structura generică este cea prezentată la curs.
- În funcţie de cerinţele temei de proiectare va rezulta o structură particulară a microinstrucţiunii, care va sta la baza alegerii componentelor digitale, respectiv la completarea conţinutului memoriei de microprogram.
- Proiectul se va realiza in echipă.

# Desfășurarea proiectului

- Echipele de proiect vor fi constituite, de regulă, din 4 studenţi din aceeaşi semigrupă. Componenţa echipelor şi persoana care incarca documentatia se vor stabili la primul laborator in care se alege tema.
  - În cazul în care nu se pot constitui toate grupele din 4 studenţi, asistentul va decide dacă se constituie echipe de 3 sau 5 persoane.
- Fiecare echipă va transmite o documentaţie comună a proiectului.
- Prezentarea se va face pe baza unui document .pptx.
- Toţi membrii echipei trebuie sa susţină o parte din prezentare.
- Prezentarea va avea loc în timpul ultimului laborator, pe Teams.

# Etapele proiectului 2 la disciplina Proiectare logică

| etap |                                                            | Dunctai | Stud. 1 | Stud. 2 | Stud. 3 | Stud. 4 |
|------|------------------------------------------------------------|---------|---------|---------|---------|---------|
| a    |                                                            | Punctaj | Stud. 1 | Stuu. Z | Stud. 5 | Stud. 4 |
| 1    | Elaborarea schemei bloc                                    | 2       | Х       | Х       | Х       | Х       |
| 1    | Descrierea funcționării                                    | 1       | Х       |         |         |         |
| 1    | Elaborarea organigramei                                    | 2       | X       | X       | X       | X       |
| 1    | Calculul lungimii<br>microinstructiunii                    | 1       |         | X       |         |         |
| 2    | Proiectarea schemei unității de<br>comandă microprogramate | 1       | x       | x       |         |         |
| 2    | Completarea conținutului<br>memoriei de microprogram       | 1       |         |         | х       | х       |
| 3    | Alegerea componentelor digitale folosite                   | 1       | х       | Х       |         |         |
| 3    | Proiectarea cablajului                                     | 1       |         |         | Х       | Х       |
| 4    | Scrierea documentației pentru activitățile derulate        | 1       | х       | Х       | х       | х       |
| 4    | Integrarea documentației de proiect                        | 1       |         |         | х       |         |
| 4    | Elaborarea prezentării .pptx                               | 1       |         |         |         | Х       |
| 5    | Prezentare proiect                                         | 2       | Х       | Х       | Х       | Х       |
|      | Total                                                      | 15      |         |         |         |         |

## Conținutul minimal al proiectului

- Descrierea funcţionării automatului de comandă realizat
- Organigrama automatului (se recomandă ca automatul să aibă 5 variabile de stare)
- Calculul lungimii microinstrucţiunii
- Schema unității de comandă microprogramată
- Conţinutul memoriei de microprogram
- Desenul cablajului circuitului proiectat

# Tema proiectului – exemplu

- Să se proiecteze un dispozitiv de comandă pentru reglarea temperaturii într-o plajă prestabilită (DCRT), într-o sală de curs. Dispozitivul de comandă primește semnale digitale care indică dacă temperatura în sală este sub limita minimă sau peste limita maximă, prestabilite. Dispozitivul de comandă primește un semnal digital care indică dacă temperatura exterioară este mai mică sau mai mare decât temperatura interioară. Sala este prevăzută cu un radiator a cărui pornire/oprire este comandată de Dispozitivul de comandă (DCRT). Dispozitivul de comandă poate comanda deschiderea sau inchiderea ferestrei.
- Pentru inițializarea unui ciclu de reglare se activează semnalul INIT. Semnalul de ceas este generat de un dispozitiv extern.

# Descrierea funcționării automatului de comandă

- descriere de tip "compunere"
  - Schema bloc (desen + explicații)
  - Cerințele de implementare (text)
- Se realizează pe baza temei proiectului care se completează cu detalii și explicații rezultate din deciizile privind:
  - denumirea și semnificația variabilelor;
  - eventuale dispozitive auxiliare utilizate;
  - restricții impuse;
  - algoritm

## Schema bloc



# Organigrama automatului

- Se întocmește organigrama astfel încât să satisfacă cerințele pentru implementarea cu microinstrucțiuni cu format variabil
- Realizarea organigramei se poate face în mod iterativ
- Se recomandă proiectarea unui automat cu 5 variabile de stare

# Organigrama automatului



Calculul I<sub>ui</sub> pe baza algoritmului

$$I_{\mu i} = 1 + max (n_{ci} + n_{adr}; n_{out})$$

### Exemplu:

- Presupunem ca au rezultat:
  - 14 stări,
  - 4 variabile de intrare
  - 4 variabile de ieşire

$$I_{\mu i} = 1 + max (2+4; 4) = 7$$

Calculul I<sub>µi</sub> ţinând cont de tipul de memorie folosit:

n<sub>adr</sub> poate fi diferit de lg<sub>RA</sub> al circuitului

- Se alege un tip de circuit din setul pus la dispoziție:
  - 1K x 4 (1024 cuvinte a 4 biţi)
  - 1K x 8 (1024 cuvinte a 8 biţi)
  - 16 x 4 (16 cuvinte a 4 biţi)
  - 64 x 4 (64 cuvinte a 4 biţi)
  - 256 x 4 (256 cuvinte a 4 biţi)

### Exemplu:

- Alegem memorie 64 x 4
- RA va avea 6 biţi, deci:

 $L\mu i = 1 + max (2+6; 4) = 9$ 

Avem nevoie de concatenarea a 3 circuite de memorie



Lungimea cuvîntului obținut = 12 biți Numărul maxim de stări ce pot fi memorate = 64 Spațiul de memorare este doar parțial folosit

# Schema unității de comandă microprogramată

- Se pornește de la schema unității de comandă prezentată la curs
- Se alege
  - tipul de memorie folosit la implementare;
  - tipurile de multiplexor folosite;
  - tipul de registru.
- In folderul "Data sheets" se găsesc descrierile circuitelor care pot fi folosite pentru implementare.
- Se desenează schema electrică a circuitului rezultat. (nr. circuite de memorie; mux...)

### Structura de comandă microprogramată (2)



# Conţinutul memoriei de microprogram

|        | Tip=0 | n <sub>ci</sub> | n <sub>ci</sub> | n <sub>adr0</sub> |
|--------|-------|-----------------|-----------------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|
|        | Tip=1 | 1               | I               | ı                 | -                 | -                 | R_ON              | R_OFF             | I_F               |
| 000000 | 0     | 0               | 1               | 0                 | 0                 | 0                 | 0                 | 0                 | 0                 |
| 000001 | 0     | 1               | 0               | 0                 | 0                 | 0                 | 0                 | 0                 | 1                 |
| 000010 | 0     | 1               | 1               | 0                 | 0                 | 0                 | 1                 | 0                 | 0                 |
| 000011 | 1     | *               | *               | *                 | *                 | *                 | 1                 | 0                 | 0                 |
| 000100 |       |                 |                 |                   |                   |                   |                   |                   |                   |
|        |       |                 |                 |                   |                   |                   |                   |                   |                   |

Se codifică stările;

Se codifică intrările;

Se completează informația pentru fiecare stare în parte

### Poarta NAND cu 2 intrări

#### 7400 - 7400 Quad 2-Input NAND Gate Datasheet



#### Features

- Four Independent 2-Input NAND Gates
- ▶ Outputs Directly Interface to CMOS, NMOS and TTL
- ▶ Large Operating Voltage Range
- ▶ Wide Operating Conditions
- Not Recommended for New Designs Use 74LS00







#### SNx400, SNx4LS00, and SNx4S00 Quadruple 2-Input Positive-NAND Gates

#### 1 Features

- · Package Options Include:
  - Plastic Small-Outline (D, NS, PS)
  - Shrink Small-Outline (DB)
  - Ceramic Flat (W)
  - Ceramic Chip Carriers (FK)
  - Standard Plastic (N)
  - Ceramic (J)
- Also Available as Dual 2-Input Positive-NAND Gate in Small-Outline (PS) Package
- Inputs Are TTL Compliant; V<sub>IH</sub> = 2 V and V<sub>II</sub> = 0.8 V
- Inputs Can Accept 3.3-V or 2.5-V Logic Inputs
- SN5400, SN54LS00, and SN54S00 are Characterized For Operation Over the Full Military Temperature Range of –55℃ to 125℃

#### 2 Applications

- AV Receivers
- Portable Audio Docks
- Blu-Ray Players
- Home Theater
- · MP3 Players or Recorders
- Personal Digital Assistants (PDAs)

#### 3 Description

The SNx4xx00 devices contain four independent, 2-input NAND gates. The devices perform the Boolean function  $Y = \overline{A} \cdot \overline{B}$  or  $Y = \overline{A} + \overline{B}$  in positive logic.

#### Device Information(1)

| PART NUMBER                           | PACKAGE   | BODY SIZE (NOM)    |
|---------------------------------------|-----------|--------------------|
| SN74LS00DB                            | SSOP (14) | 6.20 mm × 5.30 mm  |
| SN7400D,<br>SN74LS00D,<br>SN74S00D    | SOIC (14) | 8.65 mm × 3.91 mm  |
| SN74LS00NSR                           | PDIP (14) | 19.30 × 6.35 mm    |
| SNJ5400J,<br>SNJ54LS00J,<br>SNJ54S00J | CDIP (14) | 19.56 mm × 6.67 mm |
| SNJ5400W,<br>SNJ54LS00W,<br>SNJ54S00W | CFP (14)  | 9.21 mm × 5.97 mm  |
| SN54LS00FK,<br>SN54S00FK              | LCCC (20) | 8.89 mm × 8.89 mm  |
| SN7400NS,<br>SN74LS00NS,<br>SN74S00NS | SO (14)   | 10.30 mm × 5.30 mm |
| SN7400PS,<br>SN74LS00PS               | SO (8)    | 6.20 mm × 5.30 mm  |

For all available packages, see the orderable addendum at the end of the data sheet.

#### Logic Diagram, Each Gate (Positive Logic)



#### Pin Functions

| THI TURNOLORS |                                    |                  |                 |      |     |               |  |  |
|---------------|------------------------------------|------------------|-----------------|------|-----|---------------|--|--|
| PIN           |                                    |                  |                 |      |     |               |  |  |
| NAME          | CDIP, CFP, SOIC,<br>PDIP, SO, SSOP | SO<br>(SN74xx00) | CFP<br>(SN5400) | LCCC | 1/0 | DESCRIPTION   |  |  |
| 1A            | 1                                  | 1                | 1               | 2    | 1   | Gate 1 input  |  |  |
| 1B            | 2                                  | 2                | 2               | 3    | 1   | Gate 1 input  |  |  |
| 1Y            | 3                                  | 3                | 3               | 4    | 0   | Gate 1 output |  |  |
| 2A            | 4                                  | 6                | 6               | 6    | I   | Gate 2 input  |  |  |
| 2B            | 5                                  | 7                | 7               | 8    | ı   | Gate 2 input  |  |  |
| 2Y            | 6                                  | 5                | 5               | 9    | 0   | Gate 2 output |  |  |
| 3A            | 10                                 | _                | 9               | 13   | ı   | Gate 3 input  |  |  |
| 3B            | 9                                  | _                | 10              | 14   | ı   | Gate 3 input  |  |  |

Pin Configuration and Functions

SN5400 J, SN54xx00 J and W, SN74x00 D, N, and NS SN74LS00 D, DB, N, and NS Packages 14-Pin CDIP, CFP, SOIC, PDIP, SO, or SSOP Top View



Copyright © 1983–2017, Texas Instruments Incorporated

Submit Documentation Feedback

Product Folder Links: SN5400 SN54LS00 SN54S00 SN7400 SN74LS00 SN74S00

#### 6.5 Electrical Characteristics: SNx400

over operating free-air temperature range (unless otherwise noted)

| PARAMETER        | TE                                               | TEST CONDITIONS                                          |     |    | MAX  | UNIT |
|------------------|--------------------------------------------------|----------------------------------------------------------|-----|----|------|------|
| V <sub>IK</sub>  | $V_{\rm CC}$ = MIN and $I_{\parallel}$ = -12     | V <sub>CC</sub> = MIN and I₁ = −12 mA                    |     |    | -1.5 | ٧    |
| V <sub>OH</sub>  | $V_{CC}$ = MIN, $V_{IL}$ = 0.8 $V$ ,             | $V_{CC}$ = MIN, $V_{IL}$ = 0.8 V, and $I_{OH}$ = -0.4 mA |     |    |      | ٧    |
| V <sub>OL</sub>  | V <sub>CC</sub> = MIN, V <sub>IH</sub> = 2 V, a  | $V_{CC}$ = MIN, $V_{IH}$ = 2 V, and $I_{OL}$ = 16 mA     |     |    | 0.4  | ٧    |
| I                | $V_{CC}$ = MAX and $V_{\parallel}$ = 5.5         | V <sub>CC</sub> = MAX and V <sub>I</sub> = 5.5 V         |     |    | 1    | mA   |
| I <sub>IH</sub>  | $V_{CC}$ = MAX and $V_{\parallel}$ = 2.4         | $V_{CC}$ = MAX and $V_{\parallel}$ = 2.4 V               |     |    | 40   | μΑ   |
| I <sub>IL</sub>  | $V_{CC}$ = MAX and $V_{I}$ = 0.4                 | V <sub>CC</sub> = MAX and V <sub>I</sub> = 0.4 V         |     |    | -1.6 | mA   |
|                  | V <sub>CC</sub> = MAX                            | SN5400                                                   | -20 |    | -55  |      |
| los              |                                                  | SN7400                                                   | -18 |    | -55  | mA   |
| I <sub>CCH</sub> | $V_{CC} = MAX \text{ and } V_1 = 0 \text{ V}$    | V <sub>CC</sub> = MAX and V <sub>I</sub> = 0 V           |     | 4  | 8    | mA   |
| Iccl             | V <sub>CC</sub> = MAX and V <sub>I</sub> = 4.5 V |                                                          |     | 12 | 22   | mA   |

# Capsule (chip-uri) cu porți logice



# Realizarea cablajului circuitului

### Se stabilește amplasarea circuitelor pe placă;

- Presupunem ca am ales:
  - Memoria de tip 64x4 3 chipuri
  - Multiplexor 4:1 1 chip
  - Numărător universal pe 4 biti
  - Porți de tip ȘI cu 2 intrări 1 chip

Se alege circuitui,

Se stabilește pozitia pe placă, ținând cont de dimensiunile geometrice ale circuitelor;

Se atribuie un număr de ordine fiecărui circuit; Astfel fiecare pin al circuitului va fi identificat prin numărul circuitului și numărul pinului. De ex. dacă circuitul de memorie ales are numarul n, semnalul de alimentare cu 5V pe capsula de tip DIP va fi denumit C1-18

#### PIN CONFIGURATION DIP Package (P) SOIC Package (J) □V<sub>cc</sub> 18 □ V<sub>cc</sub> NC 🖂 A<sub>3</sub> 🖂 2 $\Box$ A<sub>5</sub> 17 🗀 NC A<sub>2</sub> 🖂 3 □ I/O<sub>4</sub> $A_3 \square 3$ 16 🖂 A5 A<sub>1</sub> ☐ 4 13 1/03 $A_2 \square 4$ 15 🖂 1/03 A<sub>0</sub> ☐ 5 12 1/02 $A_1 \square 5$ 14 🗀 1/02 CS □ 6 □ I/O<sub>1</sub> $A_0 \square 6$ 13 🔲 1/01 □ WE V<sub>SS</sub> [] $\overline{\text{CS}} \square 7$ 12 🗀 1/00 STORE 48 J RECALL 11 | WE $V_{ss} \square 8$ STORE - 9 10 RECALL 22C10 F01 22C10 F02

#### **PIN FUNCTIONS**

| Pin Name                           | Function     |
|------------------------------------|--------------|
| A <sub>0</sub> -A <sub>5</sub>     | Address      |
| I/O <sub>0</sub> –I/O <sub>3</sub> | Data In/Out  |
| WE                                 | Write Enable |
| CS                                 | Chip Select  |
| RECALL                             | Recall       |
| STORE                              | Store        |
| Vcc                                | +5V          |
| V <sub>SS</sub>                    | Ground       |
| NC                                 | No Connect   |

# Realizarea cablajului circuitului

### Se stabilește lista de conexiuni

Pe baza schemei electrice se indică legătura dintre diferitele chipuri:

### De exemplu:

Semnalul de alimentare se leagă cu C1-18; C2-18; C3-18; .....; Cn-14; ....





# ADVANCEMENT & FUTURE OF PRINTED CIRCUIT BOARD







- A: pad-pad
  B: pad-traseu
  C: traseu-traseu
  D: latime traseu
  E: restring
  F: diametru gaura
  6 mil (0,15mm)
  6 mil (0,15mm)
  7 mil (0,15mm)
  7 mil (0,3mm)
- $\bullet$  G: masca de lipire sa fie cu  ${\bf 2}$   ${\bf mil}$  (0,05mm) mai mare decat padul
- H: masca mai mica de 5 mil (0,1 mm) nu se garanteaza!

### 4 straturi



# ÎNTREBĂRI?